Mostrar registro simples

dc.contributor.authorGomes, Vanessa Cristina Rodrigues de Arruda
dc.date.accessioned2024-06-20T15:39:35Z
dc.date.available2024-06-20T15:39:35Z
dc.date.issued2015
dc.identifier.citationGOMES, Vanessa Cristina Rodrigues de Arruda; RAMOS, Karla Darlene Nepomuceno . Especificação formal de topologia e roteamento para rede em chip 3d. Nova Cruz - RN: [s. n.], 2015. 41 p. Monografia (Bacharel) UERN, Faculdade de Ciências da Computaçãoen_US
dc.identifier.urihttps://repositorio.apps.uern.br/xmlui/handle/123456789/933
dc.description.abstractA integração tridimensional em Redes em Chip tem apresentado soluções promissoras para problemas quando comparados a integração Bidimensional que afetam o desempenho da rede. A integração de vários núcleos em um só chip também apresenta grandes desafios, um dos grandes problemas encontrados na Integração Tridimensional é o superaquecimento dos roteadores na rede. Este trabalho apresenta o desenvolvimento e verificação da especificação formal através da notação Z do Aware Adaptive Routing (TAAR) e seus modos de roteamento que é utilizado em Redes em Chip Tridimensionais que pretende equilibrar a carga de tráfego para a topologia NSI-Mesh em NoC 3D, afim de apoiar uma análise qualitativa desde que satisfaçam as restrições da Topologia.en_US
dc.language.isoen_USen_US
dc.subjectRedes em Chip 3Den_US
dc.subjectNotação Z - Topologia Meshen_US
dc.subjectRoteamento Adaptativoen_US
dc.titleEspecificação formal de topologia e roteamento para rede em chip 3den_US
dc.typeThesisen_US


Arquivos deste item

Thumbnail

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples